Ein VHDL basierter Gigabit Ethernet Protokollstapel für FPGAs


Ein VHDL basierter Gigabit Ethernet Protokollstapel für FPGAs

Födisch, P.; Lange, B.; Kaever, P.

Mit diesem Beitrag wird ein Protokollstapel für einen ethernet-basierten Datenaustausch mit einem FPGA vorgestellt. Für den schnellen und verbindungslosen Datenaustausch ist das User Datagram Protocol (UDP) ein schlankes Protokoll der Transportschicht. Die dynamische Erzeugung der UDP Paketrahmen benötigt eine vollständige Abbildung der zugrunde liegenden Netzwerkschichten (Internetschicht und Netzwerkschicht). Es wird eine VHDL basierte Architektur für einen Protokollstapel vorgestellt, welche die Protokolle UDP, IP, ICMP und ARP in einem FPGA integriert. Der Schichtenaufbau soll den maximalen Datendurchsatz ermöglichen. Es werden die Ergebnisse der Implementierung und Tests auf unterschiedlichen FPGA Plattformen gezeigt.

  • Contribution to proceedings
    106. Tagung der Studiengruppe elektronische Instrumentierung im Frühjahr 2015, 02.-04.03.2015, Zeuthen, Deutschland, Hamburg: Verlag Deutsches Elektronen-Synchrotron, 978-3-935702-96-6, 52-76

Downloads

Permalink: https://www.hzdr.de/publications/Publ-23257
Publ.-Id: 23257